視頻解碼器的實現(xiàn)一般需要獨立于編碼器。也就是說,解碼器結(jié)構(gòu)必須通用,以處理不同編碼器方案,如單NAL或多NAL實現(xiàn)方案。H.264解碼器涉及串行操作和并行操作,而且一項重要任務(wù)是在多個內(nèi)核DSP間實現(xiàn)高效分配。高效的多核實現(xiàn)架構(gòu)是可分成眾多串行操作。
熵解碼器是一種包含串行操作和局部循環(huán)的功能塊,無法分配給運行在多個內(nèi)核中的并行任務(wù)。即使考慮采用上下文自適應(yīng)二進制算術(shù)編碼(CABAC)等先進技術(shù),熵解碼器的復(fù)雜性也低于重組塊。隨著DSP內(nèi)核功能日益提高,可在單個DSP內(nèi)核中實現(xiàn)解碼功能。
圖4. H.264解碼器方框圖
圖4為一種多核架構(gòu),其采用單個DSP內(nèi)核實現(xiàn)熵解碼,且將重組塊的計算強度更高的任務(wù)分配給多個DSP內(nèi)核。這種數(shù)據(jù)分配技巧可將任務(wù)間通信保持在指定內(nèi)核上并實現(xiàn)更有效的高速緩存性能。此架構(gòu)的另一個優(yōu)勢,是具有從SD到HD的可擴展性,同時實現(xiàn)DSP 內(nèi)核間更均勻的負(fù)載均衡?梢钥紤]采用不同實現(xiàn)方案,如:每內(nèi)核單行或每內(nèi)核多列。數(shù)據(jù)分配還有利于整體時延的最優(yōu)化,因為是采用流水線方式實現(xiàn)解碼,所以只要收到來自相鄰宏塊的數(shù)據(jù)就能夠執(zhí)行宏塊的解碼。
電子工程專輯