SEEQC的數(shù)字芯片技術(shù)利用高能效的超導SFQ邏輯,以高達40GHz的速度運行,實現(xiàn)經(jīng)典的量子比特控制、測量、復用和數(shù)據(jù)處理。由于其低能量需求和減少散熱,特別是與傳統(tǒng)的CMOS或CryoCMOS芯片相比,SEEQC的超導SFQ電路可以在20毫開爾文外接近于量子比特芯片,以集成的多芯片模塊的形式與有源SFQ電路進行無線通信,并與所有超導量子比特類型兼容,包括通量量子比特,以及其他量子比特模式,如自旋量子比特。多芯片模塊結(jié)構(gòu)、低功耗和極高速運行的能力使其能夠?qū)崿F(xiàn)快速、低延遲、可擴展的量子糾錯系統(tǒng)所需的硬件高效的數(shù)字控制、讀出和快速處理量子比特數(shù)據(jù)。
此外,使用SEEQC的芯片將大大降低量子計算機的成本和復雜性,因為它消除了幾乎所有機架上昂貴的室溫電子器件與量子比特芯片的相互連接。同時,SEEQC的主動式多芯片模塊結(jié)構(gòu)通過避免將數(shù)據(jù)從毫開爾文溫度發(fā)送到室溫再返回的基本功能(如讀出和控制),來減少系統(tǒng)延遲。
通過將所有的功能元素放在與多芯片模塊中的量子比特芯片集成的超高速數(shù)字SFQ經(jīng)典芯片上,數(shù)據(jù)處理的延遲和芯片之間的傳輸速率被大大降低。特別是,這將使量子比特的讀出和重置速度和質(zhì)量大大超過現(xiàn)有技術(shù)的水平,這對于近期的應用和容錯功能都是一個重要的特點。
未來大規(guī)模的量子計算機將需要數(shù)以百萬計的電纜,這些電纜在整個系統(tǒng)中攜帶電源,而且本身就是一個持續(xù)的熱源,必須通過稀釋冰箱的各個階段進行散熱。相對而言,SEEQC已經(jīng)成功地測試了其數(shù)字復用技術(shù),該技術(shù)只需2根線就能控制8個量子比特模塊,而控制多達64個量子比特的版本目前正在制造中,大大降低了資本成本并簡化了量子計算機的基本復雜性。
SEEQC強調(diào),該公司開發(fā)了一個基于單通量子芯片的全新架構(gòu),從而建立容錯量子計算機。只有將所有功能納入高性能芯片內(nèi),才能將節(jié)能的量子系統(tǒng)擴展到數(shù)據(jù)中心。