通過改善視頻和編解碼器接口降低DVR系統(tǒng)成本
2010/01/25
在過去幾年中,視頻監(jiān)控錄像設備的性能得到了極大提升。借助新的硅器件產(chǎn)品,監(jiān)控 DVR 設計人員可以創(chuàng)建全幀速率的多通道捕捉、壓縮和回放系統(tǒng),支持高質(zhì)量和高分辨率視頻,且價格合理。監(jiān)控 DVR 系統(tǒng)質(zhì)量和性能的進步,主要取決于兩個關鍵因素:圖1:使用FPGA進行未壓縮視頻格式轉(zhuǎn)換的子系統(tǒng)
因為大多數(shù)多通道視頻解碼器不支持幀交錯數(shù)據(jù)格式,而這種格式恰恰對于編解碼器是最佳的,或是在某些情況下是必須的,因此需要用FPGA來轉(zhuǎn)換數(shù)據(jù)。這是個令人滿意的解決方案,但是FPGA
增加了設計的成本和復雜性。如果視頻解碼器可提供幀交錯數(shù)據(jù),F(xiàn)PGA就可以完全從子系統(tǒng)中移除。
為了應對這個挑戰(zhàn)并降低集成成本,科勝迅系統(tǒng)公司新近推出8通道視頻解碼器CX25838和CX25858,可提供幀交錯輸出并與監(jiān)控DVR中普遍使用的編解碼器兼容。圖2顯示了當帶有幀交錯輸出的CX25838
發(fā)送到圖1所示子系統(tǒng)時,子系統(tǒng)結(jié)構(gòu)圖是如何改變的。
圖2:帶幀交錯輸出的基于 8 通道視頻解碼器的子系統(tǒng)
8通道架構(gòu)和幀交錯輸出可幫助錄像子系統(tǒng)實現(xiàn)可能最高水平的集成,由于不再需要FPGA和 4通道解碼器,所以可以將元件數(shù)量減少到2個。這不僅節(jié)省了成本,還節(jié)省了寶貴的板上空間。那么,該產(chǎn)品的靈活性怎樣呢?雖然FPGA和可編程邏輯為定制化提供了最廣泛的選擇,但是CX25838也非常靈活。為了處理各種系統(tǒng)要求,CX25838
能夠輸出各種分辨率和幀速率。CX25838上有4條專用8位視頻I/O總線。圖3說明了CX25838 的一條8位視頻輸出總線上的幀交錯數(shù)據(jù)格式的例子。
CX25838為監(jiān)控DVR設計人員提供機會,通過提供幀交錯數(shù)據(jù)實現(xiàn)編解碼器效率最大化,而不采用昂貴的FPGA或可編程邏輯。它還通過提供各種分辨率和幀速率,在一系列產(chǎn)品*享系統(tǒng)架構(gòu),提供規(guī)模優(yōu)勢的能力。例如,低成本DVR可采用一個編解碼器以全幀速率壓縮16個CIF分辨率通道,這可通過一條8位總線實現(xiàn)。其他解決方案可能需要每個編解碼器以全幀速率壓縮4個D1分辨率通道。還有些可能需要降低幀速率的D1
分辨率(在圖3中并未體現(xiàn),但是在CX25838上可以實現(xiàn))。
圖3 :來自 CX25838 的字節(jié)寬總線幀交錯輸出
具有幀交錯輸出的解碼器可實現(xiàn)與編解碼器的直接連接,并為系統(tǒng)設計人員提供很大的靈活性,從而實現(xiàn)設計的差異化和規(guī);。隨著視頻DVR繼續(xù)增加各種特性和功能,具有幀交錯輸出的視頻解碼器,代表了向增加監(jiān)控DVR系統(tǒng)效率和降低系統(tǒng)成本邁進的關鍵一步。
維庫開發(fā)網(wǎng)
基于多核媒體處理器 實施HD視頻轉(zhuǎn)碼標準戰(zhàn)略 2010-01-25 |
探究視頻轉(zhuǎn)碼技術(shù)與系統(tǒng)要求相匹配 2010-01-25 |
多媒體網(wǎng)絡視頻會議業(yè)務的現(xiàn)狀與未來 2010-01-21 |
IP Camera的視頻性能及動態(tài)范圍分析 2010-01-21 |
五款視頻監(jiān)控解決方案分析 2010-01-21 |